共6条
1/1 1 跳转至页
请教Xilinx的经理谢先生FPGA的问题

FPGA的结构简单,因此在深亚微米时代,类似FPGA 的结构成了有唯一可能存活的结构, 其他处理器和ASIC由于过于复杂,无法在45纳米之后迅速跟踪工艺的演进。 比如说,ASIC目前国内主流还在.18, .13, 但 FPGA在45纳米的时候,同样的Die, 集成度会比.18高32倍以上,因此,结构上的浪费会由于成本的迅速下降而不值一提。 另外,上市时间TTM的优势更使得成本根本不在几万门上。 就像软件中的汇编语言, 虽然精巧,但用它写应用的人越来越少, C++, C# 虽然庞大, 但开发迅速。 一句话,东西便宜了,就浪费得起。 但是FPGA的致命弱点是功耗太大, Xilinx在可预计的将来会解决这个问题,从而带来设计方法学的真正革命。

转发谢博士的权威回答:
处理器海的研究目前是学术研究的前沿,也肯定是发展趋势, 因为同步设计不可能达到很大规模,所以必须搞片上网络, NOC, 也就是局部同步全局异步。 Xilinx,微软等公司资助的Berkely 的RAMP项目就是帮助大家在处理器海的研究上加快速度。 链接见:http://ramp.eecs.berkeley.edu/ , 另外Openhard上也有用大学计划板v2pro做8核系统的开源硬件的例子。http://www.openhard.org/project/view.php?id=208 西安电子科技大学微电子学院的学生正在研究。
处理器海的研究目前是学术研究的前沿,也肯定是发展趋势, 因为同步设计不可能达到很大规模,所以必须搞片上网络, NOC, 也就是局部同步全局异步。 Xilinx,微软等公司资助的Berkely 的RAMP项目就是帮助大家在处理器海的研究上加快速度。 链接见:http://ramp.eecs.berkeley.edu/ , 另外Openhard上也有用大学计划板v2pro做8核系统的开源硬件的例子。http://www.openhard.org/project/view.php?id=208 西安电子科技大学微电子学院的学生正在研究。
共6条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 | |
【换取手持数字示波器】分享一个KEIL无法识别CMSIS-DAP调试器的解决办法被打赏20分 | |
【换取手持数字示波器】分享一个自制的ArduinoNano扩展板底板被打赏23分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 |