共7条
1/1 1 跳转至页
关于FPGA的去耦电容的布局问题
3楼
我的理解,应该是就近原则.同时,还应该考虑,期走线方式.可以说,这里面要考虑的因素很多.可以参考相关的PCB制做布局相关的资料.在那里面就会很详细的讲解布局与电磁兼容等问题.
5楼
电源和IO去耦滤波电容都应该就近放置~!
一般为了方便布局布线,都习惯性的将这样的电容然在芯片的背面,即bottom layer
一般为了方便布局布线,都习惯性的将这样的电容然在芯片的背面,即bottom layer
共7条
1/1 1 跳转至页
回复
我要赚赏金打赏帖 |
|
|---|---|
| 【FreeRtos】FreeRtos + MPU模块的配置使用被打赏¥32元 | |
| 【分享开发笔记,赚取电动螺丝刀】墨水屏文本显示器被打赏¥25元 | |
| 【STEVAL-STWINKT1B】:结合STMcubeMX软件读取HTS221温湿度被打赏¥22元 | |
| M5PAPERESP32EINKDEVKIT评测|使用MicroPython开发M5Paper被打赏¥15元 | |
| OK1126B-S开发板下以导航按键控制云台/机械臂姿态调整被打赏¥29元 | |
| 【树莓派5】便携热成像仪被打赏¥36元 | |
| 【树莓派5】环境监测仪被打赏¥35元 | |
| OK1126B-S开发板下多时段语音提示型电子时钟被打赏¥27元 | |
| OK1126B-S开发板下函数构建及步进电机驱动控制被打赏¥25元 | |
| 【S32K3XX】LPI2C 参数配置说明被打赏¥20元 | |
我要赚赏金
