共7条
1/1 1 跳转至页
关于FPGA的去耦电容的布局问题
3楼
我的理解,应该是就近原则.同时,还应该考虑,期走线方式.可以说,这里面要考虑的因素很多.可以参考相关的PCB制做布局相关的资料.在那里面就会很详细的讲解布局与电磁兼容等问题.
5楼
电源和IO去耦滤波电容都应该就近放置~!
一般为了方便布局布线,都习惯性的将这样的电容然在芯片的背面,即bottom layer
一般为了方便布局布线,都习惯性的将这样的电容然在芯片的背面,即bottom layer
共7条
1/1 1 跳转至页
回复
我要赚赏金打赏帖 |
|
|---|---|
| 【S32DS】S32K3 RTD7.0.1 HSE 组件配置报错问题解决被打赏¥27元 | |
| 【S32K3XX】MCME 启动 CORE1被打赏¥23元 | |
| AG32VH407下温度大气压传感器及其检测被打赏¥20元 | |
| AG32VH407下光照强度传感器BH1750及其检测被打赏¥22元 | |
| AT32VH407下使用温湿度传感器DHT22进行检测被打赏¥20元 | |
| DIY一个婴儿澡盆温度计被打赏¥34元 | |
| 【FreeRtos】FreeRtos+MPU region 配置规则被打赏¥23元 | |
| 【分享开发笔记,赚取电动螺丝刀】三分钟快速上手驱动墨水屏(ArduinoIDE)被打赏¥28元 | |
| 【S32K3XX】LIN 通讯模块使用被打赏¥31元 | |
| 【FreeRtos】FreeRtos + MPU模块的配置使用被打赏¥32元 | |
我要赚赏金
