利用MAX II CPLD的I2C总线接口实现GPIO 引脚扩展
本设计实例展示了Altera® MAX® II CPLD 通过工业标准I2C 总线提供通用I/O (GPIO) 引脚扩展的能力。为了减小封装尺寸和引脚数量,很多微处理器系统限制了通用I/O 的数量。然而,如果系统有I2C 接口,那么本设计可以通过I2C 总线来加入更多的 GPIO 引脚。借助于MAX II CPLD,增加的这些GPIO 引脚要比微处理器的I/O 引脚功耗低。See morean494_CN.pdf
打赏帖 | |
---|---|
【S32K146】S32DS watchdog 配置使用被打赏20分 | |
【Zephyr】使用 IAR 调试 Zephyr 镜像被打赏20分 | |
【Zephyr】MCXN947 Zephyr 开发入门适配shell被打赏20分 | |
【我要开发板】6.联合MATLAB记录数据被打赏50分 | |
【瑞萨RA2E1开发板】:使用ADC功能实现位移传感器采集方案被打赏20分 | |
【nRF7002DK】基于sht30的温湿度计被打赏20分 | |
【nRF7002DK】日志打印被打赏20分 | |
【换取手持示波器】RGB屏幕移植ARM-2D库被打赏35分 | |
【分享开发笔记,赚取电动螺丝刀】分享一下如何解决瑞萨RA2E1使用printf编译报错问题被打赏27分 | |
rtthread硬件加密-5hash加密分析被打赏10分 |