功能框图
FSK解调器
产生模拟输出信号
图1中的框图展示了如何利用外部RC滤波器来重构数字
FSK解调器的模拟输出。
该RC滤波器的主要目的是消除ΣΔ量化噪声。为此,该滤
波器的有效3dB带宽应设为数据速率的1.5至2倍左右。
EVAL-ADF70XXMB评估板上有一个3阶RC或LC滤波器的
焊盘布局。请注意,设计滤波器时,3极点RC滤波器的有
效3dB带宽等于单极点RC滤波器带宽的0.51倍。例如,若
数据速率(DR) = 9.6 kbps,可得到15 kHz的截止频率(fc)。
利用可行的标准元件,结果得:R12、R13、R14 = 1 kΩ,
C5、C6、C7 = 4.7 nF。
ΣΔ DAC时钟由片内CDR_CLK提供。尽管测试DAC功能为
常规用户模式,即CDR_CLK被编程为32倍数据速率,但仅
当CDR_CLK提高到DEMOD_CLK频率水平时才能实现最
佳性能。这为ΣΔ转换器提供了充足的过采样速率。在这种
条件成立时,CDR模块不工作。
简介
ADF7020和ADF7020-1提供了访问FSK解调器输出的方式,
可以方便地对诸如解调器输出信噪比、接收机眼图分析、
模拟FM解调等功能进行外部测量。对于这些测量,对数
字FSK解调器输出的访问是利用片内ΣΔ(SD)调制器并结合
一个外部无源RC网络实现的。这种网络提供一种模拟输出
信号(测试DAC输出),用以复制片内数字FSK解调器的输
出。
另外,1位过采样SD输出可直接连接至一个外部DSP,如
ADI公司提供的Blackn®BF53x系列或者高性能MCU。该连
接便于对接收到的信号进行额外处理,例如维特比检测或
PSK/QPSK/4FSK解调等功能的实现。
AN-852:利用ADF702x上的测试DAC实现模拟FMDEMOD、SNR测量、FEC解码、PSK,4FSK解调等功能.pdf