简介
直接数据频率合成器(DDS)因能产生频率捷变且残留相位
噪声性能卓越而著称。另外,多数用户都很清楚DDS输出
频谱中存在的杂散噪声,比如相位截断杂散以及与相位-幅
度转换过程相关的杂散等。此类杂散是实际DDS设计中的
有限相位和幅度分辨率造成的结果。
其他杂散源与集成DAC相关——DAC的采样输出产生基波
和相关谐波的镜像频率。另外,因DAC非理想的开关属性
可能导致低阶谐波的功率水平升高。最后一种杂散源是在
系统时钟频率的基波与任何内部分谐波时钟(例如,ADI直
接数字频率合成器提供的SYNC_CLK)之间产生的混频产
物。
上述杂散噪声的全部已知来源都可根据相对于DDS/DAC
输出处基波信号的频率偏移进行预测。本应用笔记旨在帮
助用户确定DDS输出信号频谱中的杂散源。如果通过改变
DDS频率调谐字使杂散与DDS/DAC相关,则并不难确定杂
散源。这是因为改变调谐字时,上述所有杂散噪声的频率
偏移均随基波变化。
例如,24 MHz基波有一个72 MHz的三阶谐波。如果DDS
如果无论频率调谐字如何变化,杂散相对基波的频率偏移
均保持不变,则DDS/DAC不是杂散源。相反,如果杂散
相对基波的频率偏移随DDS调谐改变而变化,则DDS/DAC
很可能是杂散源。通过确保频率调谐字变化包括频率调谐
字的截断部分和未截断部分,可为发现杂散源带来方便。
截断部分一般为调谐字的14位至19位(MSB)。
当DDS频率调谐字发生变化时,相对基波(载波)的频率偏
移不发生改变的杂散一般分为两类:该杂散要么以某种方
式耦合至DDS电源,要么是驱动DDS的参考时钟源上的一
个元件。
注意,如果DDS的内部参考时钟乘法器(PLL)被启用,则
DDS输出同样存在相对于基波的固定边带杂散,其频率偏
移等于参考时钟频率。
参考时钟源杂散
图1所示为DDS的500 MHz参考时钟,由一个100 KHz音实
现10%的AM调制。该参考时钟源是一款Rohde andSchwartz
具有调制功能的SMA信号发生器。图1中的灰色线为无调
制条件下的参考时钟。图2中,同一100 KHz音以完全相同
的频率偏移传输到DDS/DAC输出,不受调谐字频率影
AN-927:确定杂散来源是DDS,DAC还是其他器件(例如开关电源).pdf
打赏帖 | |
---|---|
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】mcxa156使用低功耗定时器适配硬件RTC框架被打赏26分 | |
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持示波器】TouchGFX应用移植自定义屏幕被打赏34分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 |