这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 综合技术 » 物联网技术 » 理解高性能Σ-Δ ADC中时钟公差对50Hz/60Hz噪声抑制的影响

共1条 1/1 1 跳转至

理解高性能Σ-Δ ADC中时钟公差对50Hz/60Hz噪声抑制的影响

高工
2012-04-09 20:31:48     打赏
理解高性能Σ-Δ ADC中时钟公差对50Hz/60Hz噪声抑制的影响


关键词: Sigma Delta, 数字滤波器, 低通滤波器, SINC滤波器, SINC, 50Hz抑制, 60Hz抑制, 50/60Hz抑制, 同时抑制50/60Hz, 固有振荡信号抑制


摘要:本文探讨了时钟公差对Σ-Δ ADC中低通抽样和数字滤波器的影响,特别是对滤波器陷波频率的影响。窄带Σ-Δ应用通常利用数字滤波器提供50Hz、60Hz或50Hz/60Hz的噪声抑制。在选择外部时钟晶体或内部时钟时,了解时钟频率与数字滤波器特性之间的关系非常重要。





  理解高性能Σ-Δ ADC中时钟公差对50Hz 60Hz噪声抑制的影响.pdf



关键词: 理解     高性能     时钟     公差     噪声     抑制     影响    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]