【白皮书】用28-nm 精度可调DSP 体系结构实现FIR 滤波器和FFT
很多应用中,在基于FPGA 的高性能信号处理中实现的两种常用功能是有限冲击响应(FIR) 滤波器和快速傅立叶变换(FFT)。 必须优化FPGA 的数字信号处理(DSP) 体系结构,以高效实现这些结构,在用户那里,这将直接转换为成本和功耗优势。 本白皮书介绍最新28-nm Altera ® FPGA 的DSP 体系结构,以及这一体系结构是怎样高效实现FIR 滤波器和FFT 的。详见wp-01140-fir-fft-dsp_CN.pdf。
我要赚赏金打赏帖 |
|
|---|---|
| 【S32DS】S32K3 RTD7.0.1 HSE 组件配置报错问题解决被打赏¥27元 | |
| 【S32K3XX】MCME 启动 CORE1被打赏¥23元 | |
| AG32VH407下温度大气压传感器及其检测被打赏¥20元 | |
| AG32VH407下光照强度传感器BH1750及其检测被打赏¥22元 | |
| AT32VH407下使用温湿度传感器DHT22进行检测被打赏¥20元 | |
| DIY一个婴儿澡盆温度计被打赏¥34元 | |
| 【FreeRtos】FreeRtos+MPU region 配置规则被打赏¥23元 | |
| 【分享开发笔记,赚取电动螺丝刀】三分钟快速上手驱动墨水屏(ArduinoIDE)被打赏¥28元 | |
| 【S32K3XX】LIN 通讯模块使用被打赏¥31元 | |
| 【FreeRtos】FreeRtos + MPU模块的配置使用被打赏¥32元 | |
我要赚赏金
