【白皮书】用28-nm 精度可调DSP 体系结构实现FIR 滤波器和FFT
很多应用中,在基于FPGA 的高性能信号处理中实现的两种常用功能是有限冲击响应(FIR) 滤波器和快速傅立叶变换(FFT)。 必须优化FPGA 的数字信号处理(DSP) 体系结构,以高效实现这些结构,在用户那里,这将直接转换为成本和功耗优势。 本白皮书介绍最新28-nm Altera ® FPGA 的DSP 体系结构,以及这一体系结构是怎样高效实现FIR 滤波器和FFT 的。详见wp-01140-fir-fft-dsp_CN.pdf。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |