【白皮书】采用Stratix V 精度可调DSP 模块实现高性能DSP 应用
在实现复杂信号处理算法时, FPGA 硬件数字信号处理(DSP) 体系结构发挥了很大的作用。Altera Stratix®V FPGA 具有精度可调DSP 模块体系结构,是能够有效支持包括浮点实现等多种不同精度级的唯一可编程器件。采用64 位级联总线和累加器,设计人员不用牺牲精度就可以实现需要多个DSP 模块的算法。这一独特的体系结构提高了系统性能,降低了功耗,减小了系统算法设计人员在体系结构上的限制。详见wp-01131-stxv-dsp-architecture_CN.pdf。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |