【白皮书】采用OpenCL 标准实现FPGA 设计
利用FPGA 上的Khronos 集团OpenCL ™标准,与目前的CPU、图形处理单元(GPU) 和数字信号处理(DSP) 单元等硬件体系结构相比,能够大幅度提高性能,同时降低了功耗。此外,与使用Verilog 或者VHDL 等底层硬件描述语言(HDL) 的传统FPGA 开发方法相比,使用OpenCL 标准、基于FPGA 的混合系统(CPU + FPGA) 具有明显的产品及时面市优势。
详见wp-01173-opencl_CN.pdf。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 | |
【FRDM-MCXN947评测】核间通信MUTEX被打赏50分 |