简介
“折叠”架构是各种串行或每级一位架构中的一种。有多种架构可以使用每位一级技术来执
行模数转换,基本原理如图1所示。每级一位、无误差校正机制的多级流水线式分级ADC
基本上就是一个每级一位转换器。实践中,此类流水线式转换器一般使用每级1.5位方法
来提供误差校正功能(详见参考文献1)。
在每级一位ADC中,输入信号在整个转换周期中必须保持恒定。共有N级,每级都有一个
“位”输出和一个“残余”输出。上一级的残余输出是下一级的输入。最后一位通过一个比较
器检测,如图所示。
MT-025:ADC架构VI:折叠型ADC.pdf
打赏帖 | |
---|---|
【STM32F769】AI之与本地deepseek对接被打赏50分 | |
Buck电路工作在CCM模式下电感电流的计算公式是什么?被打赏5分 | |
buck电路工作原理被打赏5分 | |
基于MSPM0L1306的MODBUS-RTU协议通讯实验被打赏100分 | |
我想要一部加热台+多合一调试工具被打赏18分 | |
每周了解几个硬件知识+485硬件知识分享被打赏10分 | |
【换取手持数字示波器】树莓派PICO调试器官方固件本地化部署实践被打赏24分 | |
【换取手持数字示波器】分享一个KEIL无法识别CMSIS-DAP调试器的解决办法被打赏20分 | |
【换取手持数字示波器】分享一个自制的ArduinoNano扩展板底板被打赏23分 | |
【换取手持示波器】树莓派PICOW网页烟花被打赏18分 |