这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » 【TI 白皮书】Navigator Runtime 帮助您最大限度提高多内核效率

共1条 1/1 1 跳转至

【TI 白皮书】Navigator Runtime 帮助您最大限度提高多内核效率

助工
2012-05-31 15:19:08     打赏
作者:
Eric Biscondi———德州仪器系统与架构经理
Tom Flanagan——德州仪器技术战略总监
Frank Fruth———德州仪器软件开发总监
Zhihong Lin———德州仪器战略市场营销经理
Filip Moerman——德州仪器通信基础设施及多内核高级系统架构师
 

引言
       多内核处理器给编程人员带来了新的挑战。在多内核项目中,半数以上的成本来自软件开发。多内核编程的具体挑战是非对称多内核处理器 (AMP),因为其中相同的器件中驻留着 RISC 与 DSP 内核等不同类型的处理单元。这主要是因为操作系统 (OS) 对资源管理与负载均衡的支持非常薄弱甚至根本没有,导致可扩展性差与资源利用率低。德州仪器 (TI) 创新型 KeyStone II 多内核架构提供专用硬件帮助实现调度与负载均衡功能,可简化多内核可编程性。KeyStone II通过这些措施实现了多内核编程的性能突破。


Navigator Runtime 帮助您最大限度提高多内核效率.doc 中

Navigator Runtime White Paper FINAL 2.12.pdf 英

 
更多TI最新实用资料,请关注我的分享~~~



关键词: 白皮书     Navigator     Runtime     助您         

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]