我在画PCB中,HDMI部分遇到这样的问题:HDMI的ESD保护芯片我选用是CM2030,参看其DATASHEET,在第十二页的LAYOUT NOTES中发现:Place MediaGuard as close to the connector as posible, and as with any controlled impedance line always avoid placing any silk-screen printing over TMDS traces. 此处的TMDS的差分信号线为100欧,根据我的理解,我认为datasheet上说丝印不能放在信号线上,否则会影响特性阻抗。
我请请教各位高手的问题是:在很多需要做阻抗的地方,如USB(差分90欧),DDR(差分100欧),是否丝印叠在走线上都会产生影响阻抗的问题?如果有,是怎么产生这样的影响的? 恳请赐教,不胜感激!
共5条
1/1 1 跳转至页
如果非要说有影响那就是确实有影响。特性阻抗是和导线周围材质的介电常数相关的。我们常说的传输线是指裸露在PCB板顶层的走线,微带线是埋在PCB内层的走线。不过普通的PCB表层的走线不是裸露在空气中的,走线上面还有一层绿油。绿油的介电常数和基材是不一样的。而丝印材质的介电常数又和绿油是不一样的。所以如果把丝印印到走线上,对走线的特性阻抗肯定是有影响的。为了走线阻抗控制更准确,丝印最好不要放到走线上。当然,走线速率低的情况下,没什么问题。不过类似USB3,DDR3,HDMI等高速走线,还是要注意的。
把丝印放到走线上,走线的阻抗必然会发生变化。阻抗变化引入的问题就是信号的反射,那对信号质量是不会有好处的。现在信号的幅度越来越低,尤其是这些查分信号,很小的反射就可能引起大麻烦了。既然丝印是我们能控制的,那就把能控制的工作做到最好,没有坏处
共5条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |