有看过这个“富士通半导体交付55nm创新方案,解本土IC设计之“渴””报道的吗(http://www.eepw.com.cn/article/134285.htm)这个报道主要宣传的是“为中小型IC设计公司量身定制的55nm最新设计和制造服务解决方案”。其中所讲到的富士通的65纳米工艺模拟IP可以直接用于55nm工艺中,这个好像与我们一般了解的完全不同哎(我们针对SMIC流片的每一种工艺哪怕相同的功能IP都必须重新设计,包括之前的.18和.13一样如此)?不同模拟工艺是不能共用的,这里面有啥玄机?有懂的筒子请指点一二。
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
汽车+汽车电子电阻解释与分析被打赏5分 | |
STM32F103的I2C驱动OLED动态显示被打赏30分 | |
分享汽车通信和多媒体总线结构被打赏20分 | |
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
NUCLEO-U083RC学习历程38+串口通过队列的方式输出两个字符串被打赏20分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
分享电控悬架的结构与工作原理(一)被打赏20分 | |
多组DCTODC电源方案被打赏50分 |