我选择第二种方案:申请核心板和外围板PCB,购买组委会提供的元器件包
实验名称:
基于FPGA的数码相框系统设计
实验目的:
验证FPGA能够实现的功能是否符合“实验概要”的要求,来学习FPGA的开发过程
实验概要:
1读取U盘或SD卡上的jpg文件
a、连续读取U盘或SD卡内的图片信息
b、按照设定的时间间隔显示图片信息
3、播放背景音乐
2、显示
在电视或液晶电视上显示
3、按键控制
设有停止图片翻转,音乐停止,和时间间隔的设置
4、数据存储
间断测试或意外断电时图片和音乐记录等信息,再次开机后不丢失,避免重复工作。
7、通信
同过usb接口添加删除存储器上的文件
9、其他功能
温度显示、时间。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |