提出一种在接收端结合最大比合并的发送天线选择新算法。该算法中,发送端从N个可用天线中选择信道增益最佳的L个天线,而接收端不进行天线选择并进行最大比合并(MRC)。并对该算法在准静态瑞利衰落信道的成对差错(PEP)性能进行了深入地分析。理论分析和仿真试验证明。尽管发送端天线选择对MIMO系统的分级阶数会造成一定程度的损伤,但同不进行天线选择O‘M)相比,应用该算法仍能获得较大的分级增益,并能明显提高相同频谱效率和相同分集阶效条件下空时码的性能。
资源下载:
——回复可见内容——
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |