我选择第二种方案:申请PCB,购买组委会提供的元器件包
实验名称:
基于CPLD的信号发生器的设计
实验目的:
熟悉CPLD的开发流程、开发环境,学习CPLD的开发语言,初步达到利用CPLD进行电子设计的能力。
实验概要:
1、信号波形的产生
利用DDS数字信号合成原理,使用CPLD获取存储在外部EEPROM的波形数据,然后控制外部的DA合成波形,以生成频率、幅值、初相位都可调的常用波形,比如正弦波、三角波、方波、锯齿波。在更高层次,可以自定义周期波形。
2、显示
通过160*160或者128*64的液晶显示相应的可调参数,比如波形的类型、频率、初相位、幅值等。
3、按键控制
与显示配合,完成相关参数的输入。
4、数据存储
主要存储不同类型的波形数据,还将开辟一块空间用来存储管理参数。
5、声光提示
LED与蜂鸣器,用于警告提示或其他功能标识。
6、通信
使用串口与PC机通信,通过开发简单的上位机软件,进行管理参数的快速友好地配置,还可以将自定义的波形数据下发到系统中,以后本仪器能生成自定义的波形。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |