我选择第二种方案:申请PCB板,购买组委会提供的元器件包
实验名称:基于CPLD的数码相框设计
实验概要
完成功能:
首先完成一些基础功能,例如闹铃、温度采集显示、时间显示等。在此之后,进行深入研究,DIY数码相框,主要包括SD卡读控制模块,文件系统控制/图片解码模块和液晶驱动显示模块。
实验步骤:
1.对CPLD进行一个系统的学习...
2.参考其他参与者的作品设计、网上的资料文献...
3.设计焊接,将例程进行学习、深入...
4.在前人基础上进行创新,完成预定的目标......
对这个CPLD的DIY很感兴趣,以前学过的Verilog HDL语言,也用过Xilinx V-6的FPGA芯片,虽说有一定的编程基础,但是之前的项目基本都是在FPGA内部实现一定的算法,对各种外设、总线的操作不是很了解。想通过贵网站的DIY活动实现这个实验,能熟练掌握这方面,提高自己的实操能力,增强对FPGA的了解,掌握这门技术。