我选择第二种方案: 申请PCB板,购买组委会提供的元器件包
实验名称: 基于CPLD的数据采集系统设计
实验概要: 设计基于CPLD智能数字电压表, 采用CPLD作为核心处理电路,完成功能: AD采集,直流采样; 液晶屏驱动显示电压值; 数据存储及实时时钟等附加功能
使用过51、ARM,有一定的编程基础,之前没有赶上FPGA的DIY活动, 一直想学习Verilog HDL语言,希望能通过参加本次CPLD的DIY活动学习CPLD的系统设计、掌握CPLD的资源的操作,通过掌握CPLD为学习使用FPGA打下基础。希望可以得到这次DIY的机会,从中学习CPLD的知识并向大家学习提高。