实验概要:主要功能是通过CPLD完成多路模拟量的采集。由于接下来的学习中需要高速的多路AD采集,而自己使用的STM32并不适合做这个,所以打算使用CPLD。初步设计把外部AD的模拟量输入按照可变的采样频率采样,并通过RS232接口发送至上位机。
以前都是做的STM32方面,希望通过贵网站的DIY活动,学习一下CPLD,以后也方便学习FPGA。