我选择第二种方案:申请PCB板,购买组委会提供的元器件包
实验名称:基于CPLD的LPC总线解码卡
实验概要
完成功能:
先完成一些基础功能,走马灯、闹铃、温度采集显示、时间显示等。再在完成基础功能的基础上进行深入,完成LPC总线80端口的解码和在数码管上显示等。
实验步骤:
1.对CPLD进行一个系统的学习...
2.参考其他参与者的作品设计、网上的资料文献...
3.设计焊接,将例程进行学习、深入...
4.在前人基础上进行创新,完成预定的目标......
关注这个CPLD的DIY很久了,以前学过的51,AVR,STM32等都是C语言编程,虽说有一定的编程基础,但Verilog HDL是接触不久,想通过贵网站的DIY活动实现这个实验,能熟练掌握CPLD对各种外设、总线的操作。自己的方向是嵌入式软硬件设计,也想为以后的FPGA学习打下基础。希望我能从这次活动中有所收获。