我想利用ARM模拟JTGA 功能,实现FPGA配置。
目前我看过IEEE1532标准,及芯片的bsl描述文件,我想通过ISE生产的.isc文件配置FPGA。主要是bsl文件中的isc_flow,我不大理解。这个flow是提供我编程必须遵循的顺序,还是仅仅提供如何编写某些程序。对于这些描述语言,我再在IEEE1532中看过,但是理解不透,只是了解功能,不知道具体如何操作编程,还有一些东西不理解,例如: flow_EANBLE initial (ISC_ENABLE 5:00 wait 1 TCK) 这里描述了initial,对于这个初始化我改需要怎么操作,还是不用操作? 对于括号里的描述,我是这样理解的:先通过状态机到IR中,写ISC_EABLE 指令,然后到DR中写5:00数据。我不理解这个5:00是什么样的数据。最后到RTI中等待1TCK