工程师一般认为开关电源会降低ADC的性能,因此通常愿意选用低压差(LDO)线性稳压器,而不使用开关稳压器,但这种认识并非完全正确。LDO具有较低的纹波和噪声指标,但最近的研究表明,高效的开关稳压器也可用于一些转换器设计中,前提是设计师对电路拓扑有很好的理解,运用一些实用技巧,同时采取一些必要的防范措施。
首先是选择转换器,然后选择正确的开关稳压器,并不是任何开关稳压器都可以使用。从数据手册上查阅开关稳压器的噪声和纹波指标,以及开关频率。典型的开关稳压器在100kHz带宽范围内大概有10μV rms的噪声。假设它们都是白噪声,那么有关频带内的噪声密度相当于31.6 nVrms/rt-Hz。
其次,要查阅转换器的电源抑制(PSR)指标,以了解由于电源噪声引起的转换器性能下降的关键点。大多数高速转换器在第一奈奎斯特区内的PSR典型值为60dB(1mV/V)。
在使用具有2Vpp满量程输入范围、78dB信噪比和125 MSPS采样速率的16位ADC时,本底噪声为11.26 nVrms。不管噪声源自何处,都必须低于这个值,这样才能不影响转换器的性能。在第一奈奎斯特区fs/2,转换器噪声等于89.02μVrms(11.26 nVrms/rt-Hz)×sqrt(125 MHz/2)。虽然开关稳压器的噪声(31.6 nv/rt-Hz)高过这个转换器噪声的两倍,但注意转换器还有60dB的PSRR,它能将开关稳压器的噪声抑制到31.6 pV/rt-Hz (31.6 nV/rt-Hz × 1 mV/V)。这个噪声比转换器的本底噪声要小得多,因此开关稳压器的噪声不会降低转换器性能。
另外,电源滤波、接地和布线也很重要。在ADC电源引脚处增加0.1 μF电容,可以使噪声降低到比上面的计算结果还要小。在电源输出端增加一个简单的LC滤波器也可行,但级联的滤波器能将开关稳压器噪声抑制得更多。众所周知,滤波器每增加一级就能获得约20dB/10倍频程的噪声抑制效果。紧密叠层的电源和地平面(间距<4mil)可以为PCB设计增加固有的高频去耦效果。最后,良好的物理划分是关键,尽量使敏感的模拟电路远离开关电路。欲在电源和转换器设计方面寻求进一步的帮助,请联系当地的ADI现场应用工程师。
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
分享汽车通信和多媒体总线结构被打赏20分 | |
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
NUCLEO-U083RC学习历程38+串口通过队列的方式输出两个字符串被打赏20分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
分享电控悬架的结构与工作原理(一)被打赏20分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 |