答:
1创建工程。选择file~~New Project Wizard命令
2 建立工作库文件夹和编辑设计文件。file~~New~~VHDL File
3 编译前设置.(目标芯片选择,选择配置器件的工作方式等)
4 全程编译。 Compilation
5 仿真 (建立波形文件 )
6 引脚锁定;
7 配置文件下载;
8 打开SignalTap II编辑窗口;
9 调入SignalTap II的待测信号;
10 SignalTap II参数设置;
11 SignalTap II参数设置文件存盘;
12 带有SignalTap II测试信息的编译下载;
13 启动SignalTap II进行采样与分析;
14 SignalTap II的其他设置和控制方法。
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |