共1条
1/1 1 跳转至页
第六次作业
只看楼主 1楼
一、VHDL程序输入与仿真测试 1.编辑和输入设计文本 2.创建工程 3.全程编译前约束项目设置 4.全程综合与编译 5.仿真测试 6.RTL图观察器运用 二、引脚锁定与硬件测试 1.引脚锁定 2.编译文件下载 3.JTAG间接编程模式 4.USB-Blaster驱动程序安装方法 三、电路原理图设计流程 1.建立原理图文件工程和仿真 2.将设计项目设置成可调用的元件 3.设计全加器顶层文件 4.对设计项目进行时序仿真 5.硬件测试 四、HDL版本设置及Analysis & Synthesis功能 五、利用属性表述实现引脚锁定 具体流程如下所示: 1 建立工作库文件夹和编辑设计文件; 2 创建工程; 3 编译前设置; 4 全程编译; 5 时序仿真; 6 引脚锁定; 7 配置文件下载; 8 打开SignalTap II编辑窗口; 9 调入SignalTap II的待测信号; 10 SignalTap II参数设置; 11 SignalTap II参数设置文件存盘; 12 带有SignalTap II测试信息的编译下载; 13 启动SignalTap II进行采样与分析; 14 SignalTap II的其他设置和控制方法。
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |