产品说明
结构型式,其主要电器特性的典型值如下(不同厂家具体值有差别):型号 TPD PD
74ls373的照片及内部结构
54S373/74S373 7ns 525mW54LS373/74LS373 17ns 120mW373 的输出端 Q0~Q7 可直接与总线相连。当三态
允许控制端 OE 为低电平时,Q0~Q7为正常逻辑状态,可用来驱动负载或总线。当 OE 为高电平时,Q0~
Q7 呈高阻态,即不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。当锁存允许端 LE
为高电平时,Q 随数据 D 而变。当 LE 为低电平时,D 被锁存在已建立的数据电平。当 LE 端施密特触发
器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。