最近刚做了一个板子,这两天调试,进行了IO口和串口试验,IO口试验比较顺利,在进行串口实验时,输入“usart_debug_config();”,提示“implicit declaration of XXX function”,上网查询得知,可能是前后分号有错误或者是头文件有错误,检查一遍,没发现,检查头文件,也没问题,重新检查main.c,发现“USART_GetFlagStatus(USART1,USART_FLAG_TC)~=RESET”错误,应为“USART_GetFlagStatus(USART1,USART_FLAG_TC)==RESET”。另添加头文件显示“fatal error”,检查几遍,并上网学习,原来位置不对。作为初学者,每一步都要认真核对,总结~
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |