我碰到的问题是,我在进行设计一个2选一复用器,在MAXPLUSII上仿真都通过了,目标芯片使用的是ACEX1K,EP1K30TC144-3,在定位信号与目标芯片引脚(A-->8,B-->9,S-->10,Y-->99)时也成功了,不过我再设计一个8位加法器时,在MAXPLUSII上仿真都通过了,但是在定位信号与目标引脚时,目标芯片的好多引脚不可用,比如说8,10,99,而且我再用Verilog HDL重新设计2选一复用器时,也是同样的引脚不可用,这是怎么回事,谢谢大家帮忙解决
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 | |
【FRDM-MCXN947评测】核间通信MUTEX被打赏50分 |