这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » Xilinx7系列FPGA管脚定义与Pinout文件下载

共5条 1/1 1 跳转至

Xilinx7系列FPGA管脚定义与Pinout文件下载

工程师
2022-07-15 23:44:31     打赏

引言: 我们在进行FPGA原理图和PCB设计时,都会涉及到FPGA芯片管脚定义和封装相关信息,本文就Xilinx 7系列FPGA给出相关参考,给FPGA硬件开发人员提供使用。通过本文,可以了解到:

Xilinx 7系列FPGA管脚是如何定义的

原理图设计时如何下载FPGA管脚文件(Pinout文件)

1.Xilinx7系列FPGA管脚定义

表1-1列出了7系列FPGA封装中的管脚定义。注意:表1-12有单独列出的专用通用用户I/O,也有标记IO_LXXY_ZZZ#或者I/O_XX_ZZZ_#标识的多功能I/O,其中ZZZ代表一种或几种附加的功能。如果多功能I/O不用做特殊用途,它们可以当作普通I/O使用,这一点我们在硬件设计时要注意。

d65eebd8-00c1-11ed-ba43-dac502259ad0.jpg

表1-1、Xilinx 7系列FPGA管脚定义

FPGA的器件管脚按照Bank进行划分,每个Bank独立供电,以使FPGA I/O适应不用电压标准,增强I/O设计的灵活性。每个用户Bank包括50个I/O管脚或者24对差分对管脚(48个差分信号),Top和Bottom各一个单端管脚。图1给出了K325T芯片用户Bank IO原理图举例。

d67899a2-00c1-11ed-ba43-dac502259ad0.jpg

图1、K325T芯片用户Bank IO原理图

在图中,我们可以看到红色圈住的两个单端信号,绿色线条圈住的_CC时钟管脚不用作时钟输入时可以作为用户I/O来使用,另外,还可以看到蓝色标记的VREF管脚,当该BANK I/O用作DDR内存接口时,需要提供伪差分所需的阈值电压,此时_VREF_管脚需要接DDR外设要求的参考电压。其他I/O管脚分析,可以参考表1-1管脚定义说明。

2.Xilinx7系列FPGA管脚Pinout文件下载

我们在进行原理图库设计时,如何获得FPGA每个管脚定义呢?在UG475官方文档第二章7 Series FPGAs Package Files的ASCII Pinout Files子节中,按照FPGA器件家族和器件封装分类,给出了7系列所有器件Pinout定义链接地址。官网给出CSV和TXT两种格式Pinout文件,我们可以灵活选择。

d68ad298-00c1-11ed-ba43-dac502259ad0.jpg

图2、FPGA Pinout下载链接

d69d32d0-00c1-11ed-ba43-dac502259ad0.jpg

图3、Xilinx官网下载Pinout

我们打开一个.TXT形式的Pinout,如图4所示。可以看到,文件分为8列,包含所有设计原理图所需的关键信息:管脚编号、管脚名称、管脚DDR内存分组、管脚BANK编号、辅助组(VCCAUX)、超级逻辑域(SLR)、I/O管脚类型(配置、HR、HP、收发器管脚等)以及与器件Pin-to-Pin兼容相关的NC管脚信息。

d6a60342-00c1-11ed-ba43-dac502259ad0.jpg

图4、Pinout文件内容举例




工程师
2022-07-15 23:55:07     打赏
2楼

学到经验了


专家
2022-07-16 01:48:32     打赏
3楼

感谢楼主的分享,很实用了。


高工
2022-07-16 03:32:55     打赏
4楼

感谢楼主的分享,很实用了。


专家
2022-07-16 05:55:02     打赏
5楼

感谢楼主的分享


共5条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]