光耦的主要作用是在电路中对光电进行隔离,因此光耦的反应速度就变得至关重要。在电路的设计里有很多方法能够提高光耦的反应速度,在光耦端输入并联电阻就是其中一种方式。本文将对一种光耦输入端并联电阻的情况进行讲解,帮助大家理解其工作过程。
这个电阻存在意义并非进行分压,而是为了快速的进行关断,利用这个电阻放掉二极管结电容。提高光耦的关断的速度。
通常来说这种电路会连接到OC晶体管输出电路中,在输出晶体管关断时可能有很弱暗电流流出,如果不并联上一个电阻,暗电流会流过发光二极管,有可能造成暗点亮的情况,导致错误信号。
此外当光耦关断后,使光耦两端的电压能够快速泄放。通过实验后发现,在不同的电压下,U1的正向压降都是1.137V(光耦导通的情况下,不同光耦该电压值都不一样),所以流过R1的电流=流过R2的电流+流过U1的电流。随着流过R1的电流增大,而流过R2的电流则不变(因为U1的正向压降基本不改变),则增加都电流都加到U1上(U1最大允许通过50mA)。
一个小小的电阻通过各方面的分析能够得出全面的知识,可见不止在本文提到的有关光耦输入端并联电阻的作用,在进行其他电路的设计时也千万不要忽略任何细枝末节,因为这些小器件之后可能会包含着很多未知的知识。
共1条
1/1 1 跳转至页
[电路分析]电阻并联在光耦输入端时的效果分析
关键词: 电阻 并联 光耦 输入端 效果 分析
共1条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 这个春节你犒赏自己什么了?分享你的故事,有奖征集 | |
| 2026年“我要开发板活动”第三季,开始了! | |
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
我要赚赏金打赏帖 |
|
|---|---|
| 【S32K3XX】Standby RAM的初始化流程被打赏¥18元 | |
| Gravity:中英文语音合成模块V2.0及其串口控制被打赏¥24元 | |
| 全彩色度变化图的绘制被打赏¥27元 | |
| 【FreeRtos】FreeRtos任务栈的生长方向管理方式被打赏¥20元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LVGL添加输入设备:EC11旋转编码器被打赏¥39元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LVGL被打赏¥33元 | |
| 空气质量检测器设计与实现被打赏¥24元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LWIP进行UDP、TCP、HTTP、MQTT功能联合测试被打赏¥41元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LWIP被打赏¥36元 | |
| RTOS怎么选?让我来给你答案!被打赏¥15元 | |
我要赚赏金
