各种控制设备都要求开机加电瞬间,控制端输出为零电平,目前DA芯片都规定上电后输出最小值,如DA量程设成+-10V输出,开机后输出就会是-10V,如在控制卡上加FPGA上电清零电路,让DA输出变成零伏输出,加载过程要500ms左右,这样在输出端就会出现500ms的-10V脉冲。这种脉冲对很多应用现场都会产生不良影响吗?
共4条
1/1 1 跳转至页
2楼
加个延时启动的电开关,或者继电器就好了。
大脉冲的影响要看具体应用。既然已经是±10V的输出,理论上接受±10V量程内的任意幅度信号,应该都不受影响
3楼
您这个问题是模块上电顺序的问题了。DA的前端需要500ms的稳定时间,则后端就要延迟上电750ms左右,估计他可能怕后端设备接收到信号后有误动作。
共4条
1/1 1 跳转至页
我要赚赏金
