屏蔽体的屏蔽效能不仅取决于屏蔽体的结构。屏蔽体要满足电磁屏蔽的基本原则。电磁屏蔽的基本原则有两个: 一般除了低频磁场外,大部分金属材料可以提供100dB以上的屏蔽效能。但在实际工作中,要达到80dB以上的屏蔽效能也是十分困难的。这是因为: 1)屏蔽体的导电连续性: 这指的是整个屏蔽体必须是一个完整的、连续的导电体。这一点在实现起来十分困难。因为一个完全封闭的屏蔽体是没有任何使用价值的。一个实用的机箱上会有很多孔缝造成屏蔽:通风口、显示口、安装各种调节杆的开口、不同部分的结合缝隙等。由于这些导致导电不连续的因素存在,如果设计人员在设计时没有考虑如何处理,屏蔽体的屏蔽效能往往很低,甚至没有屏蔽效能。 2)不能有直接穿过屏蔽体的导体: 一个屏蔽效能再高的屏蔽机箱,一旦有导线直接穿过屏蔽机箱,其屏蔽效能会损失99.9%(60dB)以上。但是,实际机箱上总会有电缆穿出(入),至少会有一条电源电缆存在,如果没有对这些电缆进行妥善的处理(屏蔽或滤波),这些电缆会极大的损坏屏蔽体。妥善处理这些电缆是屏蔽设计的重要内容之一。(穿过屏蔽体的导体的危害有时比孔缝的危害更大) 电磁屏蔽体与接地无关:对于静电场屏蔽,屏蔽体是必须接地的。但是对于电磁屏蔽,屏蔽体的屏蔽效能却与屏蔽体接地与否无关,这是设计人员必须明确的。在很多场合,将屏蔽体接地确实改变了电磁状态,但这是由于其它一些原因,而不是由于接地导致屏蔽体的屏蔽效能发生改变。 |
共1条
1/1 1 跳转至页
电磁屏蔽的基本原则
共1条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |