在M480系列芯片手册中GPIO PxPUSEL 的描述如下:
Note 1: Basically, the pull-up control and pull-down control has following behavior
limitation
The independent pull-up control register only valid when MODEn set as tri-state and
open-drain mode
The independent pull-down control register only valid when MODEn set as tri-state mode
When both pull-up pull-down is set as 1 at “tri-state” mode, keep I/O in tri-state mode
1,请问 tri-state 在 MODE 描述中没有,请问 tri-state 指的是什么模式??
2,请问 这里说上拉控制只在 tri-state and open-drain mode 有效,下拉控制只在 tri-state mode 有效;那么 Input mode ,不能上下拉吗??
共2条
1/1 1 跳转至页
M480芯片tri-state指的是什么模式?
关键词: tri-state MODE GPIO M480
2楼
指的是输入/输出端口处于高阻态的状态。当设置为tri-state模式时,输入/输出端口既可以作为输入端口接收外部信号,也可以作为输出端口输出信号,但同时也可以将其拉高或拉低以保持其输入/输出端口处于高阻态。
在M480系列芯片手册中,GPIO
PxPUSEL描述的是IO端口的上拉控制寄存器。根据描述,当MODEn被设置为tri-state和开漏模式时,独立的上拉控制寄存器才有效。意味着只有当I/O端口被设置为tri-state和开漏模式时,上拉控制寄存器才能起作用。
Note 1中还提到,当上拉和下拉同时被设置为1时,在tri-state模式下,I/O将保持在tri-state模式。这意味着当上拉和下拉都被设置为1时,I/O端口将不会连接到任何电平,保持在高阻态。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
Let'sdo第3期任务合集被打赏50分 | |
与电子爱好者谈读图四被打赏50分 | |
Let‘s do 第三季 [电子测光表] 基础任务和进阶任务成果展示被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 |