这些小活动你都参加了吗?快来围观一下吧!>>
电子产品世界 » 论坛首页 » 嵌入式开发 » FPGA » 减少符号间干扰的方法

共1条 1/1 1 跳转至

减少符号间干扰的方法

菜鸟
2005-09-22 15:23:04     打赏
当矩形脉冲通过带限信道时,脉冲会在时间上延伸,每个符号的脉冲将延伸到相邻符号的 时间间隔内。这会造成符号间干扰(ISI)。一个显而易见的减少符号间干扰的方法是增 加信道带宽。 对上面的理解这样对吗: 信道的带宽越宽,包含的频谱分量越丰富,越接近与矩形波(矩形波既含有陡峭的两壁: 高频,又含有中间变化舒缓的部分:低频。因尔矩形波频谱很宽)。而矩形波在t=0时 不为0,而在其他的抽样点上及其附近都为0,所以矩形波成型的ISI为0。所以增加带宽可 以减少码间干扰。 这样理解对吗? 感觉最上面一句话是说用矩形波成型不好可是上面的理解又觉得很有道理 矩形波通过带限信道时,波形在时域上会产生畸变,从而在相邻波形间产生ISI。 信道带宽的增加,会减小波形在时域上的畸变程度,因而可减小ISI。 当然,带宽增加,会加大噪声干扰,且导致频带利用率不高,所以这是一个需要权衡的问题。 你的理解没有错,确实,频谱分量的增加,会减小波形时域畸变的程度



关键词: 减少     符号     干扰     方法    

共1条 1/1 1 跳转至

回复

匿名不能发帖!请先 [ 登陆 注册 ]