现在刚开始读ARM7的romInit.s,对其中sp的设置不是很明白。
以下问题都是针对Bootable的非驻留类型的非压缩的VxWorks而言。
romInit()中将sp设置为STACK_ADRS,而STACK_ADRS在configAll.h中定义为
#define STACK_ADRS _romInit /*栈向下增长的情况*/
此处的_romInit是指的什么地址?是romInit()函数的入口地址吗?
由于在设置sp之前,romInit()中作了将ROM的从0到ROM_COPY_SIZE的内容拷贝到RAM的从0到ROM_COPY_SIZE的工作。然后作了ROM和RAM地址交换。是否意味着在ROM和RAM中各有一个romInit()函数?如果是,romInit()函数的入口地址对应的是RAM中的romInit()的入口地址还是ROM中的romInit()入口地址?
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |