共4条
1/1 1 跳转至页
mega8,RESET mega8的RESET脚做I/O的问题
问
因管脚原因,将mega8的RESET脚做I/O用,发现其输出高电平只有2。5v(3.3v power),且输出信号边沿不陡,有充电现象。
在工作中,系统经常死机。在该脚加上拉电阻,可以提升高电平,但边沿依旧不陡。害得我重新用m16设计。
提醒大家不要将mega8的RESET脚做高速I/O用。 答 1: 估计是负载的容抗太大了吧!RESET做为I/O是没有上拉的! 答 2: 不可能我将PC0~PC6做数据线用,pc0~pc5的上升时间为15ns,而 pc6的上升时间为200ns,其负载与其他引脚相同。
我分析PC6(RESET PIN)内部有大于300P的电容,且还有摆率控制电路。
在工作中,系统经常死机。在该脚加上拉电阻,可以提升高电平,但边沿依旧不陡。害得我重新用m16设计。
提醒大家不要将mega8的RESET脚做高速I/O用。 答 1: 估计是负载的容抗太大了吧!RESET做为I/O是没有上拉的! 答 2: 不可能我将PC0~PC6做数据线用,pc0~pc5的上升时间为15ns,而 pc6的上升时间为200ns,其负载与其他引脚相同。
我分析PC6(RESET PIN)内部有大于300P的电容,且还有摆率控制电路。
共4条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图四被打赏50分 | |
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 |