共2条
1/1															1							跳转至页
		16bit,ad 16bit ad的问题
															
	 问
  最近做ccd模拟前端电路遇到了如下问题:
整个电路为:差分放大(ad797)-可编程增益放大(ad829及相应的模拟开关,增益由下位机控制)-CDS(相关双采样)-低通滤波(ad829)-A/D(16bit,ad7671)。差分输入两端短接,此时A/D的模拟输入约为0v左右,可是通过示波器测试ad7671的输出,发现低6位的数字输出均不稳,最后通过计算发现正负跳动峰峰值大概是24个LSB,可是老师要求我降到5~6个LSB。请问(1)我怎么才能把噪声降下去呢,该从哪些方面考虑呢?(2)用普通的示波器来观察16bitA/D的输出有问题吗?(因为有人说本身示波器的精度都达不到16bit)。请各位有经验的高手指点?焦急等待大家的回答,谢谢! 答 1: 急切等待有经验的老师们指点
					
					
							
					
					整个电路为:差分放大(ad797)-可编程增益放大(ad829及相应的模拟开关,增益由下位机控制)-CDS(相关双采样)-低通滤波(ad829)-A/D(16bit,ad7671)。差分输入两端短接,此时A/D的模拟输入约为0v左右,可是通过示波器测试ad7671的输出,发现低6位的数字输出均不稳,最后通过计算发现正负跳动峰峰值大概是24个LSB,可是老师要求我降到5~6个LSB。请问(1)我怎么才能把噪声降下去呢,该从哪些方面考虑呢?(2)用普通的示波器来观察16bitA/D的输出有问题吗?(因为有人说本身示波器的精度都达不到16bit)。请各位有经验的高手指点?焦急等待大家的回答,谢谢! 答 1: 急切等待有经验的老师们指点
共2条
1/1															1							跳转至页
		回复
| 有奖活动 | |
|---|---|
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
| 【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
| 送您一块开发板,2025年“我要开发板活动”又开始了! | |
			
			
			
						
			
 我要赚赏金
