共2条
1/1 1 跳转至页
问
如图,我用前端驱动将-5V~+5v的单端输入变为0~5v的双端差分信号,用以驱动18位穿行ADad7674,但是将此电路连接到AD上以后,ad就开始发烫,并且两个运放也开始发烫.查AD数据表,采用的是电容采样方式,输入阻抗特别高,并且要求前端信号的输出阻抗越低越好,为了排除阻抗匹配问题,我在驱动电路的输出端又加了两个跟随,还是发烫,并且ad的同步时钟输出变形严重,只有几十mV,都快成了正弦波了,大家帮我看看电路有什么问题?
图表解释:
VREF:+2.5V
vin+:去AD+
vin-:去AD-
答 1: 图片图片 答 2: 此电路不能把-5V~+5v变成0~5v可能输出有负电压,使得IC发烫。 答 3: 电平变换没有问题这是仿真结果,我也用示波器看过,很吻合 答 4: 不能不那跟我弄的差不多。我是24位ad。测量范围是0-5
而模拟量是-5~+5
我现在想用一个跟随器进行阻抗匹配。
然后用俩电阻转换电平。
俩100k电阻。 串连 一头接+5v基准。 中间接ad的输入端。 另一头接模拟量。
您看咋样? 答 5: 我觉得可以我这样选主要是想采用ad的差分输入方式,以增强抗干扰能力 答 6: 可运放越少月好。。。
影响精度 答 7: 呵呵我算了,因为我主要用低频信号,主要是1/f噪声,还是比较小的。
图表解释:
VREF:+2.5V
vin+:去AD+
vin-:去AD-
答 1: 图片图片 答 2: 此电路不能把-5V~+5v变成0~5v可能输出有负电压,使得IC发烫。 答 3: 电平变换没有问题这是仿真结果,我也用示波器看过,很吻合 答 4: 不能不那跟我弄的差不多。我是24位ad。测量范围是0-5
而模拟量是-5~+5
我现在想用一个跟随器进行阻抗匹配。
然后用俩电阻转换电平。
俩100k电阻。 串连 一头接+5v基准。 中间接ad的输入端。 另一头接模拟量。
您看咋样? 答 5: 我觉得可以我这样选主要是想采用ad的差分输入方式,以增强抗干扰能力 答 6: 可运放越少月好。。。
影响精度 答 7: 呵呵我算了,因为我主要用低频信号,主要是1/f噪声,还是比较小的。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |