共2条
1/1 1 跳转至页
,PCB,14 最近画的PCB,14层的

问
电信级的产品 呵呵
答 1:
需要用这么多层吗?
答 2:
STM/16 2.5Gtop/gnd1/signal1/vcc1/signal2/gnd2/signal3/vcc2/signal4/gnd3/vcc3/signal5/gnd/bottom
答 3:
器件没多少啊!
答 4:
14层?14层,真的吗?是不是连TopOverlay层、BottomOverlay层、TopPaste层、BottomPaste层、KeepOutLayer层、Mechanical层都算上了?
答 5:
看到一些方波形的折线,不知道为什么走成这样?
答 6:
立体感很强啊
答 7:
画完了再贴好不?
答 8:
哈哈
LPC900 发表于 2006-1-13 08:44 技术交流 ←返回版面
14层?
14层,真的吗?是不是连TopOverlay层、BottomOverlay层、TopPaste层、BottomPaste层、KeepOutLayer层、Mechanical层都算上了?
答 9: 有必要做14层吗?! 答 10: 为什么要用到14层??? 答 11: re楼主说一说理由
你当我们吓大的啊. 答 12: 呵呵BGA 走线要求那么多层
还有就是每一层都有电源和地包着信号完整性会比较好
答 13: 想不出要用12层的理由,除非钱多烧的呵呵,须知INTEL几个G的CPU都只用了10层,外部总线是800MHz的边沿 答 14: re还是那个观点
层数不是说明问题或者水平的关键
LPC900 发表于 2006-1-13 08:44 技术交流 ←返回版面
14层?
14层,真的吗?是不是连TopOverlay层、BottomOverlay层、TopPaste层、BottomPaste层、KeepOutLayer层、Mechanical层都算上了?
答 9: 有必要做14层吗?! 答 10: 为什么要用到14层??? 答 11: re楼主说一说理由
你当我们吓大的啊. 答 12: 呵呵BGA 走线要求那么多层
还有就是每一层都有电源和地包着信号完整性会比较好
答 13: 想不出要用12层的理由,除非钱多烧的呵呵,须知INTEL几个G的CPU都只用了10层,外部总线是800MHz的边沿 答 14: re还是那个观点
层数不是说明问题或者水平的关键
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |