共2条
1/1 1 跳转至页
P0 P0口是漏极开漏电路怎么解释
问
好多资料介绍单片机I/O口时都说,P0口是漏极开漏电路
请教各位 谢谢 答 1: 漏极开路输出,相当于一个接地的开关。当开关闭合时(相当于置0)输出低电平,有电流驱动能力;
当开关断开时(相当于置1)输出为高阻。如果要输出高电平,可通过接上拉电阻来把电平拉高。 答 2: 多谢computer00 太热心了 答 3: P0其实没那么简单当作为总线输出时是内部带高低驱动的,当作为IO口时输出高时才具备开路的特性 答 4: 好象LIUDEWEI刚好说反了吧. 答 5: 如果说反了,请问在总线输出方式时如何输出高电平 答 6: 就是集电极开路的电路了........就是集电极开路的电路了........ 答 7: 楼上说的不对应该是漏极开路,不是集电极,那里的是一个场效应管,不是三极管,所以不叫集电极开路的电路。 同意liudewei的说法。 答 8: 呵呵四种电平之一
ttl OC/OD 三态 和 mos
OC/OD 驱动能力强 不用的时候是高阻
不知说得对否 答 9: 没学明白??? 答 10: 有些单片机各个口上都可以配置的.你说的漏极开路的单片机是响AT89C51这样的吧,这中好像不管做总线用还是做IO口用都是漏极开路的吧,只是印象如此.
liudewei 发表于 2006-1-12 19:43 技术交流 ←返回版面
P0其实没那么简单
当作为总线输出时是内部带高低驱动的,当作为IO口时输出高时才具备开路的特性
不知道liudewei说的是那个系列的单片机.可能不说的那种对各个IO口都会有配置寄存器吧.控制它是什么样的功能.C8051Fxxx系列的单片极就是这样的,笔传统的51复杂好多.
答 11: xiaoxiao99说的不对51单片机的p0口与其他不一样,如果直接作为io口使用,内部不带上拉,所以必须自己加上拉,如果是作为总线输出,比如连接377 273 244等不用加上拉,内部已经有了,可以参考一下书,这个电路很经典的,有兴趣的不妨研究一下! 答 12: ^_^,多谢指正,受教了.^_^,多谢指正,受教了. 答 13: 当作OC门来理解就OK了 答 14: N/A当多路开关打到”0”位,即作为输出时,上边的MOS管是否导通要受控于AD0和控制信号(此两信号不确定),因此下边的MOS管漏极要在外边加上一个上拉电阻.但如果外边的IC内部已有上拉电阻,则可以不加. 你在理解时当作OC门来理解就OK了. 答 15: 何必说得这么复杂楼主问的只是漏极开漏电路怎么解释
computer00 的回答已经足够了
请教各位 谢谢 答 1: 漏极开路输出,相当于一个接地的开关。当开关闭合时(相当于置0)输出低电平,有电流驱动能力;
当开关断开时(相当于置1)输出为高阻。如果要输出高电平,可通过接上拉电阻来把电平拉高。 答 2: 多谢computer00 太热心了 答 3: P0其实没那么简单当作为总线输出时是内部带高低驱动的,当作为IO口时输出高时才具备开路的特性 答 4: 好象LIUDEWEI刚好说反了吧. 答 5: 如果说反了,请问在总线输出方式时如何输出高电平 答 6: 就是集电极开路的电路了........就是集电极开路的电路了........ 答 7: 楼上说的不对应该是漏极开路,不是集电极,那里的是一个场效应管,不是三极管,所以不叫集电极开路的电路。 同意liudewei的说法。 答 8: 呵呵四种电平之一
ttl OC/OD 三态 和 mos
OC/OD 驱动能力强 不用的时候是高阻
不知说得对否 答 9: 没学明白??? 答 10: 有些单片机各个口上都可以配置的.你说的漏极开路的单片机是响AT89C51这样的吧,这中好像不管做总线用还是做IO口用都是漏极开路的吧,只是印象如此.
liudewei 发表于 2006-1-12 19:43 技术交流 ←返回版面
P0其实没那么简单
当作为总线输出时是内部带高低驱动的,当作为IO口时输出高时才具备开路的特性
不知道liudewei说的是那个系列的单片机.可能不说的那种对各个IO口都会有配置寄存器吧.控制它是什么样的功能.C8051Fxxx系列的单片极就是这样的,笔传统的51复杂好多.
答 11: xiaoxiao99说的不对51单片机的p0口与其他不一样,如果直接作为io口使用,内部不带上拉,所以必须自己加上拉,如果是作为总线输出,比如连接377 273 244等不用加上拉,内部已经有了,可以参考一下书,这个电路很经典的,有兴趣的不妨研究一下! 答 12: ^_^,多谢指正,受教了.^_^,多谢指正,受教了. 答 13: 当作OC门来理解就OK了 答 14: N/A当多路开关打到”0”位,即作为输出时,上边的MOS管是否导通要受控于AD0和控制信号(此两信号不确定),因此下边的MOS管漏极要在外边加上一个上拉电阻.但如果外边的IC内部已有上拉电阻,则可以不加. 你在理解时当作OC门来理解就OK了. 答 15: 何必说得这么复杂楼主问的只是漏极开漏电路怎么解释
computer00 的回答已经足够了
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【笔记】生成报错synthdesignERROR被打赏50分 | |
【STM32H7S78-DK评测】LTDC+DMA2D驱动RGBLCD屏幕被打赏50分 | |
【STM32H7S78-DK评测】Coremark基准测试被打赏50分 | |
【STM32H7S78-DK评测】浮点数计算性能测试被打赏50分 | |
【STM32H7S78-DK评测】Execute in place(XIP)模式学习笔记被打赏50分 | |
每周了解几个硬件知识+buckboost电路(五)被打赏10分 | |
【换取逻辑分析仪】RA8 PMU 模块功能寄存器功能说明被打赏20分 | |
野火启明6M5适配SPI被打赏20分 | |
NUCLEO-U083RC学习历程2-串口输出测试被打赏20分 | |
【笔记】STM32CUBEIDE的Noruletomaketarget编译问题被打赏50分 |