共2条
1/1 1 跳转至页
74HC595 74HC595接线请教.
问
我要把16个74HC595串起来,实现串入并出.一位位地右移动.
74HC595有六个控制脚,它们是:SER OE RCLK SRCLK SRCLR QH`
其中OE SRCLR 是低电平有效的.
请问这些脚怎样与单片机连接?
我查过DATASHEET但看不明白.
还有,当其脚处于低电平电时可以溉入多少电流?
谢谢!
答 1: 自已顶 答 2: 可以这样接第一级的SER接单片机OUT口,Q7接后级的SER,依次串接。
OE可以固定接地,SRCLR可以固定接VCC。
RCLK、SRCLK并联起来,接单片机OUT口。
答 3: tuwenRCLK、SRCLK并联起来,接单片机OUT口,有什么用? 答 4: 回答 ihafdSRCLK是串行时钟脉冲,RCLK是并行锁存脉冲。“串入并出”就靠这两个脉冲信号。 答 5: 333单片机驱动能力有限,电路多了容易工作混乱.要加缓冲级.我做的带动50片595都可以正常工作.另外时钟信号线和锁存信号线并联和按标准输入的效果是有不同的. 答 6: 有问题.fanxing789说: 单片机驱动能力有限,电路多了容易工作混乱.要加缓冲级.我做的带动50片595都可以正常工作.另外时钟信号线和锁存信号线并联和按标准输入的效果是有不同的.
请问:我级联18个75HC595,用 P2.0作为数据输出口,用P2.0和P2.1作为时钟,这样要不要加驱动?若加驱动用74HC244可不可以?
"时钟信号线和锁存信号线并联和按标准输入的效果是有不同的"这句话是什么意思?.
答 7: 要注意I/O口的扇出能力
74HC595有六个控制脚,它们是:SER OE RCLK SRCLK SRCLR QH`
其中OE SRCLR 是低电平有效的.
请问这些脚怎样与单片机连接?
我查过DATASHEET但看不明白.
还有,当其脚处于低电平电时可以溉入多少电流?
谢谢!
答 1: 自已顶 答 2: 可以这样接第一级的SER接单片机OUT口,Q7接后级的SER,依次串接。
OE可以固定接地,SRCLR可以固定接VCC。
RCLK、SRCLK并联起来,接单片机OUT口。
答 3: tuwenRCLK、SRCLK并联起来,接单片机OUT口,有什么用? 答 4: 回答 ihafdSRCLK是串行时钟脉冲,RCLK是并行锁存脉冲。“串入并出”就靠这两个脉冲信号。 答 5: 333单片机驱动能力有限,电路多了容易工作混乱.要加缓冲级.我做的带动50片595都可以正常工作.另外时钟信号线和锁存信号线并联和按标准输入的效果是有不同的. 答 6: 有问题.fanxing789说: 单片机驱动能力有限,电路多了容易工作混乱.要加缓冲级.我做的带动50片595都可以正常工作.另外时钟信号线和锁存信号线并联和按标准输入的效果是有不同的.
请问:我级联18个75HC595,用 P2.0作为数据输出口,用P2.0和P2.1作为时钟,这样要不要加驱动?若加驱动用74HC244可不可以?
"时钟信号线和锁存信号线并联和按标准输入的效果是有不同的"这句话是什么意思?.
答 7: 要注意I/O口的扇出能力
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 | |
【FRDM-MCXN947评测】核间通信MUTEX被打赏50分 |