共2条
1/1 1 跳转至页
如此难度的高频信号有实现的可能么?

问
实验室一个项目我负责其中的一部分电路设计。
目前还在讨论方案。
总负责人希望我设计的模块能给出
在接收到一个50nS 3.3V脉冲信号后
输出
低电平0V,高电平300V标准的
上升沿1nS,300v稳定50nS,下降沿1nS的脉冲信号
由于整个系统的元件不多,预算也不多,肯定是做两层板
然后输出的信号还要拉导线到另一个分离的仪器上。
我总觉得这个1ns上升300V的信号频率过高,
但苦于以前没有如此高频设计的经验,因而很难说服总负责人更改方案。
不知各位大侠的看法
ps:无论正反面的看法都欢迎
答 1: 难,难,你干么用,有没有变通的方法. 答 2: 1nS单拉根导线传输后,上升时间就不止啦 答 3: 什么人提的指标?1ns上升300V,有点像电磁炸弹…… 答 4: 信号斜率太大,很难实现,还有可能引起干扰。50ns的脉宽倒不算很窄。 答 5: 我曾经做过。。。我曾经做过一个模拟雷击试验的装置--雷电冲击发生器。生成4KV,10/700us脉冲。你可以参考国标GB9043-88,参考相关电路。 答 6: 输出功率?在这些知识面前,我有点像个无知小辈.
不过记得恒流供电,对提升上升沿很有用,不知真假.
(个人意见:纳秒级,我怕你到时说电路板太大了.引起你的信号发生变化)
另:不知功率是多少,有个矛盾的地方小心处理:高速信号要求传输线短.但300V的电压要求线与线间的距离不能太小. 答 7: 这么高的上升率,通过线路后,能是个什么样 答 8: 4KV 10/700uS 和 300V 1/50nS区别还是很大的吧. 答 9: 高难吗?我认为不难,可以做到10M300V,功率输出不大的话用IRF840即可,用光耦隔离驱动.
目前还在讨论方案。
总负责人希望我设计的模块能给出
在接收到一个50nS 3.3V脉冲信号后
输出
低电平0V,高电平300V标准的
上升沿1nS,300v稳定50nS,下降沿1nS的脉冲信号
由于整个系统的元件不多,预算也不多,肯定是做两层板
然后输出的信号还要拉导线到另一个分离的仪器上。
我总觉得这个1ns上升300V的信号频率过高,
但苦于以前没有如此高频设计的经验,因而很难说服总负责人更改方案。
不知各位大侠的看法
ps:无论正反面的看法都欢迎
答 1: 难,难,你干么用,有没有变通的方法. 答 2: 1nS单拉根导线传输后,上升时间就不止啦 答 3: 什么人提的指标?1ns上升300V,有点像电磁炸弹…… 答 4: 信号斜率太大,很难实现,还有可能引起干扰。50ns的脉宽倒不算很窄。 答 5: 我曾经做过。。。我曾经做过一个模拟雷击试验的装置--雷电冲击发生器。生成4KV,10/700us脉冲。你可以参考国标GB9043-88,参考相关电路。 答 6: 输出功率?在这些知识面前,我有点像个无知小辈.
不过记得恒流供电,对提升上升沿很有用,不知真假.
(个人意见:纳秒级,我怕你到时说电路板太大了.引起你的信号发生变化)
另:不知功率是多少,有个矛盾的地方小心处理:高速信号要求传输线短.但300V的电压要求线与线间的距离不能太小. 答 7: 这么高的上升率,通过线路后,能是个什么样 答 8: 4KV 10/700uS 和 300V 1/50nS区别还是很大的吧. 答 9: 高难吗?我认为不难,可以做到10M300V,功率输出不大的话用IRF840即可,用光耦隔离驱动.
共2条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
C语言函数宏的三种封装方式被打赏50分 | |
【STM32F769】记一次由于开启D-Cache之后DMA数据传输出错的问题查找与解决被打赏35分 | |
嵌入式LinuxC语言程序调试和宏使用技巧被打赏50分 | |
让代码中包含最新的编译时间信息被打赏50分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769LVGL优化显示被打赏26分 | |
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769驱动ST7789以及显示优化被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】S32K146 PAL模拟I2C驱动适配被打赏23分 | |
我想要一部加热台+电源硬件设计规范被打赏16分 | |
我想要一部加热台+LED背光驱动芯片RT9293知识被打赏18分 |