共2条
1/1 1 跳转至页
[急问,请教]关于总线数据保持,大家帮忙
问
用到一个外围器件,要求在/WE dissasserted之后,数据(字节模式,8根)能保持40ns,而我的主MCU(外围总线频率100M)仅能提供10ns的数据保持,请问大虾如何解决呢?
我现在的想法是,加上一个延迟大一点的buffer什么的,但查了一下如16244、16255的东东,延迟只有几个ns,即便是那些04什么的,最大也就15ns,有没有常用一点的保持器-延时器呢,能支持个40ns,应该就可以了。
请大家帮忙。 答 1: 用单稳用两级非门作配合基本上可以啦(自然延迟 ) 答 2: 能行么?是并行数据,再说04延迟几个ns,也不够啊~~~ 答 3: 好象没有这么改总线时序的…… 答 4: 有专门的数据总线保持芯片或者自己用buffer+正反馈电阻做
不能随意加延迟 答 5: 有个SN74ACT1073查到了一款SN74ACT1073,16位的,不知是否可行
大家在做数据保持的时候,是如何解决的啊?
我现在的想法是,加上一个延迟大一点的buffer什么的,但查了一下如16244、16255的东东,延迟只有几个ns,即便是那些04什么的,最大也就15ns,有没有常用一点的保持器-延时器呢,能支持个40ns,应该就可以了。
请大家帮忙。 答 1: 用单稳用两级非门作配合基本上可以啦(自然延迟 ) 答 2: 能行么?是并行数据,再说04延迟几个ns,也不够啊~~~ 答 3: 好象没有这么改总线时序的…… 答 4: 有专门的数据总线保持芯片或者自己用buffer+正反馈电阻做
不能随意加延迟 答 5: 有个SN74ACT1073查到了一款SN74ACT1073,16位的,不知是否可行
大家在做数据保持的时候,是如何解决的啊?
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |