共2条
1/1 1 跳转至页
际踅涣?对单片机复位端接地电阻的疑惑
问
有一次不经意看到过,说51单片机在满足复位高电平宽度的情况下,复位端接地电阻越大,能耗越小.
我不理解了,复位端是输入端,接地电阻大了会不会这点的电压就上去了呢?
其他的输入端当要接低电平的时候我都是直接接地,比如使能端,这样对吗?
如果上述成立的话,似乎也应该接一个电阻接地才对.
但想想,一般处理多余输入端时,又都是接一个1k的电阻然后接地.
不明白为什么,接电阻,是为片子里面的门电路提供偏置电流 ?
thank you in advance. 答 1: 复位端一般有上拉电阻 答 2: 复位端一般有内部上拉电阻 答 3: 在哪看的?复位后电容隔直应该没电流啊。 答 4: 我也觉的应该没电流我不确定这个说法对不对,所以想请教一下各位. 答 5: 如果有几个共用一个上电复位信号,能可靠吗?我觉的这些问题都是有关系的,呵呵 答 6: 这个说法不一定正确,正误比1:9 首先51类高电平复位的RST端的IO结构要么是高阻,要么存在弱下拉,这是目前主流的设计,而且自带内部电源监控的51系MCU现在越来越多,这类MCU的RST端往往都设计成下拉的,该端口悬空都行,而外置RC复位电路的瞬态耗电量和RC常数有关,电阻不是唯一的决定因素。
楼主引述的说法只有端口存在内部上拉时才成立,但即使如此,因逻辑关系的需要,外置下拉电阻不能太大,这样其变化率对总的耗电量影响很有限,同理使能端也可作出类似结论。 答 7: 理论上说电容隔直应该没电流理论上说电容隔直应该没电流,实际上电容的容量越大它的漏电流也就越大。 答 8: RC起到一 鲅邮钡淖饔蒙系缡保鹊缛莩涞纾涞缡奔湮猼=RC。
R、C的取值和你要充电时间有关,可以先选定C,在去选R。
R不是越大越好,适当就可以了,RC应该大于2个机器周期。
答 9: 谢谢大家恩,根据chunyang所说,AT89C51是弱上拉的,所以有点小道理。
我不理解了,复位端是输入端,接地电阻大了会不会这点的电压就上去了呢?
其他的输入端当要接低电平的时候我都是直接接地,比如使能端,这样对吗?
如果上述成立的话,似乎也应该接一个电阻接地才对.
但想想,一般处理多余输入端时,又都是接一个1k的电阻然后接地.
不明白为什么,接电阻,是为片子里面的门电路提供偏置电流 ?
thank you in advance. 答 1: 复位端一般有上拉电阻 答 2: 复位端一般有内部上拉电阻 答 3: 在哪看的?复位后电容隔直应该没电流啊。 答 4: 我也觉的应该没电流我不确定这个说法对不对,所以想请教一下各位. 答 5: 如果有几个共用一个上电复位信号,能可靠吗?我觉的这些问题都是有关系的,呵呵 答 6: 这个说法不一定正确,正误比1:9 首先51类高电平复位的RST端的IO结构要么是高阻,要么存在弱下拉,这是目前主流的设计,而且自带内部电源监控的51系MCU现在越来越多,这类MCU的RST端往往都设计成下拉的,该端口悬空都行,而外置RC复位电路的瞬态耗电量和RC常数有关,电阻不是唯一的决定因素。
楼主引述的说法只有端口存在内部上拉时才成立,但即使如此,因逻辑关系的需要,外置下拉电阻不能太大,这样其变化率对总的耗电量影响很有限,同理使能端也可作出类似结论。 答 7: 理论上说电容隔直应该没电流理论上说电容隔直应该没电流,实际上电容的容量越大它的漏电流也就越大。 答 8: RC起到一 鲅邮钡淖饔蒙系缡保鹊缛莩涞纾涞缡奔湮猼=RC。
R、C的取值和你要充电时间有关,可以先选定C,在去选R。
R不是越大越好,适当就可以了,RC应该大于2个机器周期。
答 9: 谢谢大家恩,根据chunyang所说,AT89C51是弱上拉的,所以有点小道理。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
vscode+cmake搭建雅特力AT32L021开发环境被打赏30分 | |
【换取逻辑分析仪】自制底板并驱动ArduinoNanoRP2040ConnectLCD扩展板被打赏47分 | |
【分享评测,赢取加热台】RISC-V GCC 内嵌汇编使用被打赏38分 | |
【换取逻辑分析仪】-基于ADI单片机MAX78000的简易MP3音乐播放器被打赏48分 | |
我想要一部加热台+树莓派PICO驱动AHT10被打赏38分 | |
【换取逻辑分析仪】-硬件SPI驱动OLED屏幕被打赏36分 | |
换逻辑分析仪+上下拉与多路选择器被打赏29分 | |
Let'sdo第3期任务合集被打赏50分 | |
换逻辑分析仪+Verilog三态门被打赏27分 | |
换逻辑分析仪+Verilog多输出门被打赏24分 |