共2条
1/1 1 跳转至页
问
目前我正在设计一个带通滤波器,用的是“双二次型”电路,Q=100。使用理想运放模型仿真结果正确,但是使用sPICe模型仿真就出错了(但和实际测量类似)。我的滤波电路增益设计为1,但实际上信号衰减了20-30dB,不知道为何??
我用multisim8作了仿真,换了好几个运放,结果都不对!!换R、C的值也不幸!
哪位大虾帮忙解决一下。 答 1: 实际上信号衰减了20-30dB频率多少?(通带的低端和高端)
运放用的什么型号?
答 2: 运放运放换了好几个,现在用opa4132,中心频率10k,带宽100hz. 答 3: 要求运放的增益带宽足够才行单个运放实现Q=100 是有些困难的。电路的灵敏度太高,元件误差影响太大 答 4: 使用"state-variable bandpass filter"试一下不过这要三个运放实现!它的Q值可以做的很大!
我用multisim8作了仿真,换了好几个运放,结果都不对!!换R、C的值也不幸!
哪位大虾帮忙解决一下。 答 1: 实际上信号衰减了20-30dB频率多少?(通带的低端和高端)
运放用的什么型号?
答 2: 运放运放换了好几个,现在用opa4132,中心频率10k,带宽100hz. 答 3: 要求运放的增益带宽足够才行单个运放实现Q=100 是有些困难的。电路的灵敏度太高,元件误差影响太大 答 4: 使用"state-variable bandpass filter"试一下不过这要三个运放实现!它的Q值可以做的很大!
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【笔记】生成报错synthdesignERROR被打赏50分 | |
【STM32H7S78-DK评测】LTDC+DMA2D驱动RGBLCD屏幕被打赏50分 | |
【STM32H7S78-DK评测】Coremark基准测试被打赏50分 | |
【STM32H7S78-DK评测】浮点数计算性能测试被打赏50分 | |
【STM32H7S78-DK评测】Execute in place(XIP)模式学习笔记被打赏50分 | |
每周了解几个硬件知识+buckboost电路(五)被打赏10分 | |
【换取逻辑分析仪】RA8 PMU 模块功能寄存器功能说明被打赏20分 | |
野火启明6M5适配SPI被打赏20分 | |
NUCLEO-U083RC学习历程2-串口输出测试被打赏20分 | |
【笔记】STM32CUBEIDE的Noruletomaketarget编译问题被打赏50分 |