共2条
1/1 1 跳转至页
LPC2131,UART,FIFO 关于LPC2131 UART FIFO的三个问题?

问
我是初学,周老师不要笑话
1、接收数据的FIFO可以避免在任务切换的空隙接收的数据丢失,那发送用的FIFO有什么用呢?发送数据的机理,我理解为:数据先到FIFO,然后再发送至移位寄存器,最后送出。那么为什么要先送到FIFO呢?
2、关于FIFO的字符超时中断,书中原话如下:“当UART Rx FIFO包含至少1个字符并且在接收3.5到4.5字符的时间内没有发生UART Rx FIFO动作时,产生中断。UART Rx FIFO的任何动作(读或写UART RSR)都将清除该中断。当接收到的信息不是触发值的倍数时,CTI中断将会清空UART RBR。例如,如果一个外设想要发送一个105个字符的信息,而触发值为10个字符,那么前100个字符将使CPU接收10个RDA中断,而剩下的5个字符使CPU接收1到5个CTI中断(取决于服务程序)。”两处红字分别是什么意思?
对于接收105个字符的中断子程序是不是要分为两部分:FIFO中断和CTI中断?到底CTI要中断几次?
3、串口通信格式中的奇偶选择和间隔控制是什么意思? 答 1: 超时中断只有一次,其它都是FIFO满中断
1、接收数据的FIFO可以避免在任务切换的空隙接收的数据丢失,那发送用的FIFO有什么用呢?发送数据的机理,我理解为:数据先到FIFO,然后再发送至移位寄存器,最后送出。那么为什么要先送到FIFO呢?
2、关于FIFO的字符超时中断,书中原话如下:“当UART Rx FIFO包含至少1个字符并且在接收3.5到4.5字符的时间内没有发生UART Rx FIFO动作时,产生中断。UART Rx FIFO的任何动作(读或写UART RSR)都将清除该中断。当接收到的信息不是触发值的倍数时,CTI中断将会清空UART RBR。例如,如果一个外设想要发送一个105个字符的信息,而触发值为10个字符,那么前100个字符将使CPU接收10个RDA中断,而剩下的5个字符使CPU接收1到5个CTI中断(取决于服务程序)。”两处红字分别是什么意思?
对于接收105个字符的中断子程序是不是要分为两部分:FIFO中断和CTI中断?到底CTI要中断几次?
3、串口通信格式中的奇偶选择和间隔控制是什么意思? 答 1: 超时中断只有一次,其它都是FIFO满中断
共2条
1/1 1 跳转至页
回复
打赏帖 | |
---|---|
C语言函数宏的三种封装方式被打赏50分 | |
嵌入式LinuxC语言程序调试和宏使用技巧被打赏50分 | |
让代码中包含最新的编译时间信息被打赏50分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769LVGL优化显示被打赏26分 | |
rtthread硬件加密--2crc加密分析被打赏10分 | |
【分享开发笔记,赚取电动螺丝刀】STM32F769驱动ST7789以及显示优化被打赏36分 | |
【分享开发笔记,赚取电动螺丝刀】S32K146 PAL模拟I2C驱动适配被打赏23分 | |
我想要一部加热台+电源硬件设计规范被打赏16分 | |
我想要一部加热台+LED背光驱动芯片RT9293知识被打赏18分 | |
【分享开发笔记,赚取电动螺丝刀】S32K146 ADC 模块配置使用被打赏24分 |