共2条
1/1 1 跳转至页
DC,DC 请大家帮忙看看正激DC/DC变压器设计问题

问
请大家帮忙看看正激DC/DC变压器设计问题:
输入24VDC;输出:5V/4.5A,12V/2A
匝数比: n=Vimin*Dmax/(Vo+Vf) Dmax取0.4, Vi取21.6V;Vf取1V,得n=0.66。用正激方案计算的变压器副边12V匝数比原边还要多,这样算对吗?
我这是根据论坛上某资料的算法,即使不用匝数比,用张占松主编的《开关电源原理与设计》一书中的算法,
Ns=Vo*Np*Ts / (Vimin*Ton)Ts=10us,Ton=4us,计算的结果依然比原边匝数多,是不是这种算法不适合DC-DC?那合适的算法呢?
再次感谢各位走过路过的老师们! 答 1: 推荐楼主上电源网去,那里的专业人士特别多^_^www.dianyuan.com 答 2: 因为占空比小啊 答 3: 对呐 答 4: 亦升压也可以降压
输入24VDC;输出:5V/4.5A,12V/2A
匝数比: n=Vimin*Dmax/(Vo+Vf) Dmax取0.4, Vi取21.6V;Vf取1V,得n=0.66。用正激方案计算的变压器副边12V匝数比原边还要多,这样算对吗?
我这是根据论坛上某资料的算法,即使不用匝数比,用张占松主编的《开关电源原理与设计》一书中的算法,
Ns=Vo*Np*Ts / (Vimin*Ton)Ts=10us,Ton=4us,计算的结果依然比原边匝数多,是不是这种算法不适合DC-DC?那合适的算法呢?
再次感谢各位走过路过的老师们! 答 1: 推荐楼主上电源网去,那里的专业人士特别多^_^www.dianyuan.com 答 2: 因为占空比小啊 答 3: 对呐 答 4: 亦升压也可以降压
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 | |
【我踩过的那些坑】电感选型错误导致的处理器连接不上被打赏50分 | |
【我踩过的那些坑】工作那些年踩过的记忆深刻的坑被打赏10分 | |
【我踩过的那些坑】DRC使用位置错误导致的问题被打赏100分 | |
我踩过的那些坑之混合OTL功放与落地音箱被打赏50分 |