共2条
1/1 1 跳转至页

问
我弄不明白,那位兄弟给分析一下,谢谢了,
答 1:
两个对称的三极管。。。假设Vout下降-->左边三极管基极Vb1下降-->Vbe1下降-->Ib1下降-->Ic1下降
-->Ie1下降-->射极电阻2.2k压降下降,同时右三极管基极电位也因为输出下降而
下降-->Ib2下降-->Ic2下降-->Vg上升-->Vout上升。实现稳压。
此电路可以实现输出关断。 答 2: 学习学习 答 3: RE:那6.2V稳压管何用?
--------------------------------
两个对称的三极管。。。
假设Vout下降-->左边三极管基极Vb1下降-->Vbe1下降-->Ib1下降-->Ic1下降
-->Ie1下降-->射极电阻2.2k压降下降,同时右三极管基极电位也因为输出下降而
下降-->Ib2下降-->Ic2下降-->Vg上升-->Vout上升。实现稳压。
此电路可以实现输出关断。
答 4: 严重失误!惭愧稳压管的作用竟然也忽视掉了,应该是左边的三极管组成恒流源,给右边
的三极管提供射极偏压,右边反馈放大!
完全瞎蒙!还望高人继续指点 答 5: 分析比较放大部分是一个长尾差放,采用双端输入(一个是稳压管的基准,一个是采样值),分析方法可以把这个差放看成一个开环的运放处理(根据图中的接法,基准加到运放的同相输入端,取样加到反相输入端)。
顺便说一下,与稳压管并联的电容用以消除稳压管的噪声。如要改善稳压性能,减小输出纹波,在采样输入的基极最好也接一个到电源“+”的电解电容,10UF左右即可。 答 6: 真正的原理呢高手们进来解释一下啊,小弟们等着呢。 答 7: 好好看看模电书吧上半部分和下半部分的原理是一样的,只不过是正负双电源。
-->Ie1下降-->射极电阻2.2k压降下降,同时右三极管基极电位也因为输出下降而
下降-->Ib2下降-->Ic2下降-->Vg上升-->Vout上升。实现稳压。
此电路可以实现输出关断。 答 2: 学习学习 答 3: RE:那6.2V稳压管何用?
--------------------------------
两个对称的三极管。。。
假设Vout下降-->左边三极管基极Vb1下降-->Vbe1下降-->Ib1下降-->Ic1下降
-->Ie1下降-->射极电阻2.2k压降下降,同时右三极管基极电位也因为输出下降而
下降-->Ib2下降-->Ic2下降-->Vg上升-->Vout上升。实现稳压。
此电路可以实现输出关断。
答 4: 严重失误!惭愧稳压管的作用竟然也忽视掉了,应该是左边的三极管组成恒流源,给右边
的三极管提供射极偏压,右边反馈放大!
完全瞎蒙!还望高人继续指点 答 5: 分析比较放大部分是一个长尾差放,采用双端输入(一个是稳压管的基准,一个是采样值),分析方法可以把这个差放看成一个开环的运放处理(根据图中的接法,基准加到运放的同相输入端,取样加到反相输入端)。
顺便说一下,与稳压管并联的电容用以消除稳压管的噪声。如要改善稳压性能,减小输出纹波,在采样输入的基极最好也接一个到电源“+”的电解电容,10UF左右即可。 答 6: 真正的原理呢高手们进来解释一下啊,小弟们等着呢。 答 7: 好好看看模电书吧上半部分和下半部分的原理是一样的,只不过是正负双电源。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
“我踩过的那些坑”主题活动——第001期 | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
【我踩过的那些坑】结构堵孔导致的喇叭无声问题被打赏50分 | |
【我踩过的那些坑】分享一下调试一款AD芯片的遇到的“坑”被打赏50分 | |
电流检测模块MAX4080S被打赏10分 | |
【我踩过的那些坑】calloc和malloc错误使用导致跑飞问题排查被打赏50分 | |
多组DCTODC电源方案被打赏50分 | |
【我踩过的那些坑】STM32cubeMX软件的使用过程中的“坑”被打赏50分 | |
新手必看!C语言精华知识:表驱动法被打赏50分 | |
【我踩过的那些坑】杜绑线问题被打赏50分 | |
【我踩过的那些坑】STM32的硬件通讯调试过程的“坑”被打赏50分 | |
【我踩过的那些坑】晶振使用的问题被打赏100分 |