共2条
1/1 1 跳转至页
DCDC,AD 有关DCDC和高精度AD采样共同应用的问题向大家请教
问
最近准备做一个课题,采用DC/DC供电(隔离式),测试时候发现DC/DC纹波较大,5V输出基本有20mv 左右(滤波措施不是很全的时候),担心以下问题:我的AD采用14位(速度不快),如果电源上本身叠加的纹波较大(就算滤波措施比较得当,估计也得有几个到十几个mv),会不会影响我的采样。
打算,采样的AD采用5V供电,基准采用5V转换成为4.096v供电。
怎样才能最大可能的保证减少电源纹波对AD的影响,大家有什么好的成功经验还望多说说?谢谢各位了! 答 1: 用去耦电路!将图传上来,具体分析! 答 2: 现在还是方案呢! 希望大家多多总结,在下可以借鉴一下,免得走弯路。
前期与DCDC供应商联系后,推荐了一些滤波电路,准备用了。但是纹波应该不可能完全滤掉,我对AD要求比较高,所以现在特别担心!
还有人建议在AD采样前加自己的采样电路(我的AD采样速度不快,AD本身是带采样电路的),说这样可能会好一些。不知道大家有何想法
打算,采样的AD采用5V供电,基准采用5V转换成为4.096v供电。
怎样才能最大可能的保证减少电源纹波对AD的影响,大家有什么好的成功经验还望多说说?谢谢各位了! 答 1: 用去耦电路!将图传上来,具体分析! 答 2: 现在还是方案呢! 希望大家多多总结,在下可以借鉴一下,免得走弯路。
前期与DCDC供应商联系后,推荐了一些滤波电路,准备用了。但是纹波应该不可能完全滤掉,我对AD要求比较高,所以现在特别担心!
还有人建议在AD采样前加自己的采样电路(我的AD采样速度不快,AD本身是带采样电路的),说这样可能会好一些。不知道大家有何想法
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |