共2条
1/1 1 跳转至页
cpu,nandflash,CE,don,care cpu接nandflash时,CE设置为don't care的问题,谢谢!
问
把与nandflash的CE端连接的IO线,设置成CE don't care模式时,就是读写不用人为控制CE。当读nandflash时,发送最后一个地址时,flash会有一个10us的busy状态,在这期间CE必须为低,但是在don’t care模式时,CE会自动变高,使得读的数据错误,必须用GPIO的方式控制,那don't care模式对nandflash就没有用了?各位大侠你们是如何做的?都是用GPIO方式吗?谢谢!
答 1:
请问你用的是谁家的FLASH
答 2:
东芝的,所有的nand都这样吗?谢谢!东芝的TC58DVG02A1FT,另外三星的nandflash手册也是这么说的!谢谢!
答 3:
你用的什么CPU,这应该和CPU有关
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |