共2条
1/1 1 跳转至页
cpu,nandflash,CE,don,care cpu接nandflash时,CE设置为don't care的问题,谢谢!

问
把与nandflash的CE端连接的IO线,设置成CE don't care模式时,就是读写不用人为控制CE。当读nandflash时,发送最后一个地址时,flash会有一个10us的busy状态,在这期间CE必须为低,但是在don’t care模式时,CE会自动变高,使得读的数据错误,必须用GPIO的方式控制,那don't care模式对nandflash就没有用了?各位大侠你们是如何做的?都是用GPIO方式吗?谢谢!
答 1:
请问你用的是谁家的FLASH
答 2:
东芝的,所有的nand都这样吗?谢谢!东芝的TC58DVG02A1FT,另外三星的nandflash手册也是这么说的!谢谢!
答 3:
你用的什么CPU,这应该和CPU有关
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
“我踩过的那些坑”主题活动——第002期 | |
【EEPW电子工程师创研计划】技术变现通道已开启~ | |
发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
【EEPW在线】E起听工程师的声音! | |
高校联络员开始招募啦!有惊喜!! | |
【工程师专属福利】每天30秒,积分轻松拿!EEPW宠粉打卡计划启动! | |
送您一块开发板,2025年“我要开发板活动”又开始了! | |
打赏了!打赏了!打赏了! |