共2条
1/1 1 跳转至页
FPGA 谁能指导单片机与FPGA??
问
我首先要做的是把ARM管理的内存里面的数据读到FPGA里面的RAM,然后对这个数据进行数据分析,产生不同的控制信号,供下一层的电路完成特定功能!
用ARM(at91rm9200)外接一个FPGA(ep1k50),在FPGA里面做了一个特定大小的RAM,用软件maxplus2内部的LPM做的RAM。
RAM的输入有输入输出数据线、时钟线,地址线。?(RAM是在inclock的上升沿把输入端口的data写入到指定address)。
现在想把ARM的某段内存(比如外带的flash存储器)里面的数据写入到FPGA里面的RAM里面,结合RAM的实际工作流程,应该怎么写?
有人建议在RAM前面加个缓冲,先把数据和RAM的地址写到该缓冲里面,确定读完以后,再启动RAM的inclock有效把缓冲的数据写入RAM。但是这样好像增加流程,而且还得知道数据的确写完到了缓冲里面去了(好像要考虑MCU的写时序问题了),还不如直接做个和ARM写入数据匹配的RAM算了。
望给予点指导!多谢了! 答 1: 一个nios就行了。哈,上面,是开个玩笑,太浪费资源了。
如果希望连线很少,可以使用SPI。
或者,直接把FPGA当作9200的RAM(FPGA模拟出数据线、地址线、控制线)。
用ARM(at91rm9200)外接一个FPGA(ep1k50),在FPGA里面做了一个特定大小的RAM,用软件maxplus2内部的LPM做的RAM。
RAM的输入有输入输出数据线、时钟线,地址线。?(RAM是在inclock的上升沿把输入端口的data写入到指定address)。
现在想把ARM的某段内存(比如外带的flash存储器)里面的数据写入到FPGA里面的RAM里面,结合RAM的实际工作流程,应该怎么写?
有人建议在RAM前面加个缓冲,先把数据和RAM的地址写到该缓冲里面,确定读完以后,再启动RAM的inclock有效把缓冲的数据写入RAM。但是这样好像增加流程,而且还得知道数据的确写完到了缓冲里面去了(好像要考虑MCU的写时序问题了),还不如直接做个和ARM写入数据匹配的RAM算了。
望给予点指导!多谢了! 答 1: 一个nios就行了。哈,上面,是开个玩笑,太浪费资源了。
如果希望连线很少,可以使用SPI。
或者,直接把FPGA当作9200的RAM(FPGA模拟出数据线、地址线、控制线)。
共2条
1/1 1 跳转至页
回复
有奖活动 | |
---|---|
【有奖活动】分享技术经验,兑换京东卡 | |
话不多说,快进群! | |
请大声喊出:我要开发板! | |
【有奖活动】EEPW网站征稿正在进行时,欢迎踊跃投稿啦 | |
奖!发布技术笔记,技术评测贴换取您心仪的礼品 | |
打赏了!打赏了!打赏了! |
打赏帖 | |
---|---|
与电子爱好者谈读图二被打赏50分 | |
【FRDM-MCXN947评测】Core1适配运行FreeRtos被打赏50分 | |
【FRDM-MCXN947评测】双核调试被打赏50分 | |
【CPKCORRA8D1B评测】---移植CoreMark被打赏50分 | |
【CPKCORRA8D1B评测】---打开硬件定时器被打赏50分 | |
【FRDM-MCXA156评测】4、CAN loopback模式测试被打赏50分 | |
【CPKcorRA8D1评测】--搭建初始环境被打赏50分 | |
【FRDM-MCXA156评测】3、使用FlexIO模拟UART被打赏50分 | |
【FRDM-MCXA156评测】2、rt-thread MCXA156 BSP制作被打赏50分 | |
【FRDM-MCXN947评测】核间通信MUTEX被打赏50分 |