共2条
1/1 1 跳转至页
FPGA 谁能指导单片机与FPGA??
问
我首先要做的是把ARM管理的内存里面的数据读到FPGA里面的RAM,然后对这个数据进行数据分析,产生不同的控制信号,供下一层的电路完成特定功能!
用ARM(at91rm9200)外接一个FPGA(ep1k50),在FPGA里面做了一个特定大小的RAM,用软件maxplus2内部的LPM做的RAM。
RAM的输入有输入输出数据线、时钟线,地址线。?(RAM是在inclock的上升沿把输入端口的data写入到指定address)。
现在想把ARM的某段内存(比如外带的flash存储器)里面的数据写入到FPGA里面的RAM里面,结合RAM的实际工作流程,应该怎么写?
有人建议在RAM前面加个缓冲,先把数据和RAM的地址写到该缓冲里面,确定读完以后,再启动RAM的inclock有效把缓冲的数据写入RAM。但是这样好像增加流程,而且还得知道数据的确写完到了缓冲里面去了(好像要考虑MCU的写时序问题了),还不如直接做个和ARM写入数据匹配的RAM算了。
望给予点指导!多谢了! 答 1: 一个nios就行了。哈,上面,是开个玩笑,太浪费资源了。
如果希望连线很少,可以使用SPI。
或者,直接把FPGA当作9200的RAM(FPGA模拟出数据线、地址线、控制线)。
用ARM(at91rm9200)外接一个FPGA(ep1k50),在FPGA里面做了一个特定大小的RAM,用软件maxplus2内部的LPM做的RAM。
RAM的输入有输入输出数据线、时钟线,地址线。?(RAM是在inclock的上升沿把输入端口的data写入到指定address)。
现在想把ARM的某段内存(比如外带的flash存储器)里面的数据写入到FPGA里面的RAM里面,结合RAM的实际工作流程,应该怎么写?
有人建议在RAM前面加个缓冲,先把数据和RAM的地址写到该缓冲里面,确定读完以后,再启动RAM的inclock有效把缓冲的数据写入RAM。但是这样好像增加流程,而且还得知道数据的确写完到了缓冲里面去了(好像要考虑MCU的写时序问题了),还不如直接做个和ARM写入数据匹配的RAM算了。
望给予点指导!多谢了! 答 1: 一个nios就行了。哈,上面,是开个玩笑,太浪费资源了。
如果希望连线很少,可以使用SPI。
或者,直接把FPGA当作9200的RAM(FPGA模拟出数据线、地址线、控制线)。
共2条
1/1 1 跳转至页
回复
| 有奖活动 | |
|---|---|
| 这个春节你犒赏自己什么了?分享你的故事,有奖征集 | |
| 2026年“我要开发板活动”第三季,开始了! | |
| 硬核工程师专属补给计划——填盲盒 | |
| “我踩过的那些坑”主题活动——第002期 | |
| 【EEPW电子工程师创研计划】技术变现通道已开启~ | |
| 发原创文章 【每月瓜分千元赏金 凭实力攒钱买好礼~】 | |
| 【EEPW在线】E起听工程师的声音! | |
| 高校联络员开始招募啦!有惊喜!! | |
我要赚赏金打赏帖 |
|
|---|---|
| Gravity:中英文语音合成模块V2.0及其串口控制被打赏¥24元 | |
| 全彩色度变化图的绘制被打赏¥27元 | |
| 【FreeRtos】FreeRtos任务栈的生长方向管理方式被打赏¥20元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LVGL添加输入设备:EC11旋转编码器被打赏¥39元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LVGL被打赏¥33元 | |
| 空气质量检测器设计与实现被打赏¥24元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】LWIP进行UDP、TCP、HTTP、MQTT功能联合测试被打赏¥41元 | |
| 【瑞萨RA8D1 LVGL/LWIP评测】RA8D1部署FreeRTOS+LWIP被打赏¥36元 | |
| RTOS怎么选?让我来给你答案!被打赏¥15元 | |
| 【S32K3XX】Flash驱动使用被打赏¥26元 | |
我要赚赏金
